Корпус: DIP-40
|
UM8237AE-5 - Микросхема 8237A, применявшаяся в PC вплоть до первых моделей AT, представляет собой четырехканальный контроллер прямого доступа к памяти, допускающий каскадирование. Контроллер 8237А имеет 16-разрядные регистры адреса и счетчики, что обеспечивает возможность программирования передачи блока данных размером до 64 Кбайт или слов. Контроллер допускает довольно гибкое конфигурирование. Корректное оперативное управление отдельными каналами не затрагивает общих настроек. Общее конфигурирование контроллеров (запись в регистры 008 и 0D0) выполняет BIOS при инициализации во время теста POST; в XT тогда же программируется и канал 0, применяемый для регенерации памяти. Для использования каналов устройствами шины ISA запись в регистры 008 и 0D0 не рекомендуется. Обмен с регистрами контроллера выполняется только однобайтными операциями ввода-вывода. Для загрузки 16-битных значений задействуется триггер младшего/старшего байта. По сбросу контроллера или записи любого байта по адресу 00Ch (0D8h для второго контроллера) этот триггер сбрасывается, и контроллер готовится к приему младшего байта. После приема этого байта триггер меняет состояние, и контроллер воспринимает старший байт, после которого триггер опять переключается.
Основные возможности м/с UM8237AE-5:
|
Расположение выводов м/с UM8237AE-5:
Более подробное описание работы микросхемы UM8237AE-5 с электрическими параметрами, диаграммами работы и блок-схемами находится в файле документации ниже (Datasheet на английском языке).
|
Назначение выводов UM8237AE-5:
Вывод |
Обозначение |
In/Out |
Назначение |
1 |
____
I/DR |
I/O |
Вход/выход чтения |
2 |
____
I/QW |
I/O |
Вход/выход записи |
3 |
______
MEMR |
O |
Чтение из памяти |
4 |
______
MEMW |
O |
Запись память |
5 |
PULL-UP |
I |
Смещение |
6 |
READY |
I |
Готовность |
7 |
HLDA |
I |
Подтверждение захвата |
8 |
ADSTB |
O |
Строб адреса |
9 |
AEN |
O |
Разрешение адреса |
10 |
HRQ |
O |
Выход запроса захвата |
11 |
___
CS |
I |
Выбор микросхемы |
12 |
CLK |
I |
Синхронизация
(тактовый сигнал) |
13 |
Reset |
I |
Сброс |
14,15,24,25 |
DAC3..DAC0 |
I/O |
Подтверждение канала ПДП |
16..19 |
DRQ3..DRQ0 |
I |
Запрос канала ПДП |
20 |
GND |
|
Общий вывод. |
21-23
26-30 |
D7..D0 |
I/O |
Шина данных |
31 |
Vcc |
|
Питание +5V. |
36 |
____
EOP |
I/O |
Конец счёта |
32-35
37-40 |
A0-A3
A4-A7 |
I/O |
Шина адреса |
Подробное описание работы данного контроллера слишком сложно и выходит за рамки данного краткого описания. Рекомендуем обратиться к специальной литературе или Datasheet аналогов других производителей.
|