| Расположение выводов м/с 1810ВМ86: (нажмите для увеличения)
 * В скобках назначение выводов для максимального режима работы процессора.
 Более подробное описание работы микросхемы КР1810ВМ86 с электрическими параметрами, диаграммами работы и блок-схемами находится в файле документации ниже (Datasheet на русском языке приводится по справочнику "Микропроцессоры и микропроцессорные комплекты интегральных схем. Том 2. Под редакцией В.А. Шахнова. М. "Радио и связь", 1988г).  | Назначение выводов КР1810ВМ86:
 
 
 
 
 | Вывод | Обозначение | In/Out | Назначение |  
 | 1 | GND |  | Общий вывод |  
 | 17 | NMI | I | Немаскируемый запрос прерывания |  
 | 18 | INT | I | Маскируемый запрос прерывания |  
 | 19 | CLK | I | Тактовый вход |  
 | 20 | GND |  | Общий вывод |  
 | 21 | RESET | I | Начальная установка |  
 | 22 | READY | I | Готовность |  
 | 23 | TEST | I | Проверка |  
 | 2-16, 39
 | AD0-AD7 | I/O | Шина адреса/данных. С тремя состояниями. |  
 | 24 | INTA | O | Подтверждение прерывания |  
 | (24) | QS1 | Сигнал состояния очереди команд |  
 | 25 | ALE | O | Строб адреса |  
 | (25) | QS0 | Сигнал состояния очереди команд |  
 | 26 | DEN | O | Разрешение передачи данных |  
 | (26) | S0 | Сигнал состояния цикла канала |  
 | 27 | DT/R | O | Выдача/прием данных |  
 | (27) | S1 | Сигнал состояния цикла канала |  
 | 28 | M/IO | O | Память/Внешнее устройство |  
 | (28) | S2 | Сигнал состояния цикла канала |  
 | 29 | WR | O | Запись |  
 | (29) | LOCK | Канал занят |  
 | 30 | HLDA | O | Подтверждение захвата |  
 | (30) | RQ/GT1 | I/O | Запрос/разрешение доступа к магистрали |  
 | 31 | HOLD | I | Захват |  
 | (31) | RQ/GT0 | I/O | Запрос/разрешение доступа к магистрали |  
 | 32 | RD | O | Чтение |  
 | 33 | MN/MX | I | Минимальный/максимальный режим |  
 | 34 | BHE | O | Разрешение передачи старшей половины данных |  
 | (34) | S7 | Сигнал состояния |  
 | 35-38 | A19-A16 | O | Шина адреса |  
 | (35-38) | S6-S3 | Сигналы состояния |  
 | 40 | Vcc |  | Питание +5V. |  |