| 
 
    
 
 Корпус: DIP-18 
   
  | 
 
  Микросхема КР1810ГФ84 - представляет собой тактовый генератор и задающее устройств для микропроцессора КР1810ВМ86. Ее значение — формирование тактовых сигналов для микропроцессора и периферийных устройств, а также сигналов «Установка» и «Готовность». 
 Микросхема состоит из следующих функциональных узлов: задающего мультивибратора, делителей на 2 и на 3, формирователя тактового сигнала, схем синхронизации и выбора задающей частоты и схем формирования сигналов «Установка» и «Готовность». 
  | 
 
 
 | 
    
 Условное обозначение КР1810ГФ84: 
   
 
 
  | 
 
    
 Назначение выводов КР1810ГФ84: 
   
 
 
 
 
 | 1 | 
 CSYNS | 
 Вход синхронизации | 
  
 
 | 2 | 
 PCLK | 
 Выход тактовый TTL | 
  
 
 | 3 | 
 AEN1 | 
 Вход адреса готовности | 
  
 
 | 4 | 
 RDY1 | 
 Вход сигнала готовности | 
  
 
 | 5 | 
 READY | 
 Выход сигнала готовности | 
  
 
 | 6 | 
 RDY2 | 
 Вход сигнала готовности | 
  
 
 | 7 | 
 AEN2 | 
 Вход адреса готовности | 
  
 
 | 8 | 
 CLK | 
 Выход тактовый МОП | 
  
 
 | 9 | 
 GND | 
 Общий вывод | 
  
 
 | 10 | 
 RESET | 
 Выход сигнала установки | 
  
 
 | 11 | 
 RES | 
 Вход установки | 
  
 
 | 12 | 
 OSC | 
 Выход мультивибратора | 
  
 
 | 13 | 
 F/C | 
 Вход выбора задающей частоты | 
  
 
 | 14 | 
 EFI | 
 Вход внешней частоты | 
  
 
 | 15 | 
 LC | 
 Вход подключения LC-контура | 
  
 
 | 16 | 
 X1 | 
 Подключение кварцевого генератора | 
  
 
 | 17 | 
 X2 | 
  
 
 | 18 | 
 +U | 
 Питание +5V | 
  
 
  
  
 Микросхема КР1810ГФ84 имеет три частотных выхода: OSC - мультивибратор, CLK - тактовый сигнал МОП, PCLK - периферийный тактовый сигнал ТТЛ. Частоты на них связаны отношением: 
  
 Fosc=3Fclk=6Fpclk в режиме внутреннего генератора 
 Fefi=3Fclk=6Fpclk в режиме внешнего генератора 
 
  | 
 
 
 | 
    
 Описание работы м/с КР1810ГФ84: 
   
 В качестве источника частоты в микросхеме используется кварцевый резонатор, подключаемый к выводам XI и Х2 мультивибратора (при этом на входе F/Cдолжен быть сигнал низкого уровня), либо внешний ТТЛ-сигнал, поступающий на вход EFI(на входе F/C сигнал высокого уровня). 
 Последовательно с кварцевым резонатором обычно включается конденсатор 5-15пФ для точной настройки частоты. Выбранный источник должен генерировать на трехкратной частоте тактового сигнала CLK, требуемой для микропроцессора. При использовании кварцевого резонатора возможна работа на его гармониках. В этом случае к выводу LC подключается резонансный LC-контур. 
 Схема формирования сигнала «Готовность» содержит логическую схему и D-триггер, также тактируемый отрицательным перепадом импульса CLK. Сигналы RDY, поступающие от двух системных шин, являются сообщением о наличии информации и подтверждаются соответствующими сигналами AEN. Готовность системы осуществляется синхронно с тактовым сигналом. Временная диаграмма работы микросхемы КР1810ГФ84 приведена ниже, основные параметры даны в таблице. 
 Сигнал подтверждения передачи данных ХАСК является для микросхемы КР1810ГФ84 сигналом готовности шины RDY, а сигнал разрешения доступа к системной шине, поступающий от арбитра КР1810ВБ89,— адресом готовности AEN. Установка системы в исходное состояние может осуществляться при включении питания с помощью простой RС-цепи, подключаемой к входу RES, либо при нажатии кнопки в дистанционной схеме управления, изображенной на схеме ниже. 
  | 
 
    
 Основные параметры КР1810ГФ84: 
   
 
 
 
 
 | 
  Напряжение питания (Uп1) 
  | 
 
  +5В ±5% 
  | 
  
 
 | Ток потребления | 
 <140мА | 
  
 
 | Входное напряжение низкого уровня | 
 -0,4..+0.8В | 
  
 
 | Входное напряжение высокого уровня по выв.11 | 
 +2,6..+5,25В | 
  
 
 | Входное напряжение высокого уровня по остальным выводам | 
 +2,0..+5,25В | 
  
 
 | Входной ток высокого уровня | 
 <0,05мА | 
  
 
 Входной ток низкого уровня: 
 по выводу 15 
 по остальным выводам | 
 < |-1,3|мА 
 < |-0,5|мА | 
  
 
 | Выходное напряжение низкого уровня | 
 <0,45В | 
  
 
 Выходное напряжение высокого уровня: 
 по выводам 2,5,9,12 
 по выводу 8 | 
 >2,4В 
 >4,0В | 
  
 
 | Выходной ток (утечки) низкого уровня | 
 <250мкА | 
  
 
 | Время задержки распространения сигнала RESET относительно CLK | 
 <40нс | 
  
 
 Длительность сигнала на выводе 8: 
 высокого уровня 
 низкого уровня | 
 >43нс 
 >68нс | 
  
 
 | Входной уровень "0" | 
 < 0,8В | 
  
 
 | Входной уровень "1" | 
 > 2,0В | 
  
 
 | Максимальная частота генерации на выводе 12 | 
 30МГц | 
  
 
 | Максимальная частота на выводе 14 | 
 30МГц | 
  
 
 | Максимальная ёмкость нагрузки по выходу 8 | 
 100пФ | 
  
 
 | Максимальная ёмкость нагрузки по остальным выходам | 
 30пФ | 
  
 
 | Максимальный выходной ток высокого уровня | 
 -1мА | 
  
 
 | Максимальный выходной ток низкого уровня | 
 5мА | 
  
 
 | 
  Рабочий диапазон температур 
  | 
 
  -10oC..+70oC 
  | 
  
 
 | 
  Корпус 
  | 
 
  2104.18-5 
 (DIP-18) 
  | 
  
 
 | 
  Импортный аналог 
  | 
 i8284 | 
  
 
  
  
   
  |