|
Корпус: DIP-14
|
Микросхема КР1533ТМ2 содержит два независимых D-триггера, срабатывающих по фронту тактового сигнала на входе C. Низкий уровень напряжения (лог."0") на входах установки (S) или сброса (R) устанавливает выходы триггера в соответствующее состояние вне зависимости от состояния других входов (C и D).
При наличии на входах установки и сброса лог. "1" требуется предварительная установка информации по входу данных относительно фронта тактового сигнала, а также соответствующая выдержка информации после подачи фронта синхросигнала.
|
|
Расположение выводов м/с КР1533ТМ2:
Условное обозначение м/с КР1533ТМ2:
|
Основные параметры КР1533ТМ2:
|
Напряжение питания (Vcc)
|
+5В ±10%
|
| Входной ток (0/1), не более |
20мкА/200мкА |
| Ток потребления (статический), max |
4мА |
| Выходной ток лог. "0", не менее |
15мА |
| Выходной ток лог. "1", не менее |
0,4мА |
| Типовая задержка |
13-18нс |
| Тактовая частота |
до 34МГц |
| Входной уровень "0" |
< 0,8В |
| Входной уровень "1" |
> 2,0В |
| Выходной уровень "0" |
< 0,4В |
| Выходной уровень "1" |
> 2,4В |
|
Фронт входного импульса, max:
входы R, S, D
вход C
|
1мкс
50нс
|
|
Рабочий диапазон температур
|
-10oC..+70oC
|
|
Корпус
|
DIP-14
|
|
Импортный аналог
|
74ALS74
|
Микросхема КР1533ТМ2 по входным и выходным уровням сигналов совместима с другими ИС стандартной ТТЛ логики.
|