Микросхема КР1533ИР30 имеет вход последовательных данных D, три входа адресации A0-A2, восемь выходов Q0-Q7, и инверсные входы управления - разрешение загрузки E и вход сброса R.
Логика работы микросхемы приведена в таблице ниже.
Адресация - этот режим устанавливается при низком уровне на входе E и высоком на входе R. Данные со входа D записываются в адресуемый триггер регистра, определяемый двоичным кодов на входах A0-A2, и передаются на выход данного триггера. Выходы остальных (неадресуемых) триггеров регистра при этом находятся в состоянии низкого уровня. Во избежание сбоев на входе E должно быть напряжение высокого уровня при изменении состояния адресных входов A0-A2.
Хранение. При высоких уровнях напряжения на входах E и R состояние регистра не меняется.
Демультиплексор - при низких уровнях на обоих входах управления E и R микросхема является 8-разрядным демультиплексором 1 в 8. Сигнал со входа D проходит на выход, номер которого определяется состоянием адресных входов A0-A2. Выбранный триггер прозрачен для этого сигнала.
Сброс в 0 всех разрядов регистра происходит при низком уровне на входе R и высоком уровне на входе E.
|