Корпус: Ceramic DIP-24W
Микросхема КМ561ИР11 содержит регистровую память 8х4, дешифратор записи адреса, два отдельных дешифратора считывания адресов и две выходных шины.
Четырёхразрядная входная шина (D0-D3) одинарная, выходная шина двойная - слово А и слово B (Q0-Q3). Считывание данных из регистров на выходные шины A и B независимое, запись со входа также независимая.
Запись четырёхразрядного слова происходит по адресу, заданному на адресных входах W0, W1, W2 по фронту импульса на тактовом входе C.
Считывание информации на выходные шины A и B происходит по фронту тактового импульса только в том случае, если на входах W0, W1, W2 установлены все низкие уровни сигналов (0,0,0). Адреса считываемых слов задаются входами R0A, R1A, R2A и R0B, R1B, R2B для выходов A и B соответственно.
|
Микросхема КМ561ИР11 представляет собой многопортовый многоцелевой регистр 8х4 бит и может служить основой для создания оперативной памяти малой ёмкости.
Основные параметры КМ561ИР11:
(при t=+25°C)
Параметр |
Min |
Max |
Uпит. |
3В
|
15В |
Ток потребления статический:
при Uпит=5В
при Uпит=10В
|
|
100мкА
400мкА |
Входной ток низкого/высокого уровня
|
|
±0,05мкА |
Выходное напряжение низкого уровня
|
|
0,01В |
Выходное напряжение высокого уровня |
Uпит-0,01В |
|
Выходной ток:
низкого уровня:
при Uпит=5В Uвых=0,4В
при Uпит=10В Uвых=0,5В
|
0,2мА
0,5мА
|
|
Выходной ток: высокого уровня:
при Uпит=5В Uвых=2,5В
при Uпит=10В Uвых=9,5В |
0,12мА
0,2мА
|
|
Ток утечки в Z-состоянии
|
|
10мкА |
Время задержки распространения сигнала при включении:
Uпит=5В, Cвых=50пФ
Uпит=10В, Cвых=50пФ
|
|
750нс
400нс
|
Тактовая частота |
|
5МГц |
Длительность тактового импульса |
60нс |
|
Корпус |
(CDIP-24W)
|
Диапазон температур |
-10..+70°C |
|
Расположение выводов КМ561ИР11:
Входные и выходные уровни сигналов зависят от напряжения питания и, в общем случае, соответствуют таковым у других микросхем серий КМОП-логики.
|
Назначение выводов КМ561ИР11(К561ИР11):
1
|
D0 |
Вход информационный
|
2
|
R0A |
|
3
|
R1A |
|
4
|
R2A |
|
5
|
R2B |
|
6
|
R1B |
|
7
|
R0B |
|
8
|
Q0A |
Выход
|
9 |
Q0B |
Выход
|
10 |
Q1B |
Выход
|
11 |
Q1A |
Выход
|
12 |
GND |
Общий |
13 |
Q2A |
Выход |
14
|
Q2B
|
Выход |
15 |
Q3B |
Выход |
16 |
Q3A |
Выход |
17 |
W2 |
Вход адреса записи |
18 |
W1 |
Вход адреса записи |
19 |
W0 |
Вход адреса записи |
20 |
C |
Тактовый вход |
21 |
D3 |
Вход информационный |
22 |
D2 |
Вход информационный |
23 |
D1 |
Вход информационный |
24 |
+U |
Питание |
|
Таблица функционирования микросхемы К561ИР11(КМ561ИР11)
( п р и м е р ы р а б о т ы )
Входы |
Выходы |
Режим
работы
|
C |
W2 |
W1 |
W0 |
R2A |
R1A |
R0A |
R2B |
R1B |
R0B |
Dn |
QnA |
QnB |
|
A2 |
A1 |
A0 |
A1 |
A2 |
A0 |
A2 |
A1 |
A0 |
1 |
1 |
1 |
Запись и считывание по одному адресу одновременно |
|
A2 |
A1 |
A0 |
A1 |
A2 |
A0 |
A2 |
A1 |
A0 |
0 |
0 |
0 |
|
X |
X |
X |
X |
X |
X |
X |
X |
X |
X |
Не изменяется |
Не изменяется |
Х
Р
А
Н
Е
Н
И
Е
|
0 |
X |
X |
X |
X |
X |
X |
X |
X |
X |
X |
Не изменяется |
Не изменяется |
1 |
X |
X |
X |
X |
X |
X |
X |
X |
X |
X |
Не изменяется |
Не изменяется |
|
0 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
X |
Слово с адреса 01 |
Слово с адреса 10 |
Cчитывание с с двух разных адресов на два выхода одновременно |
|
0 |
0 |
|
0 |
1 |
1 |
0 |
1 |
1 |
X
|
Слово с адреса 11 |
Слово с адреса 11 |
Считывание cодного адреса на два выхода одновременно |
0 - низкий уровень, 1 - высокий уровень, X - произвольное состояние, A0, A1, A2 - произвольные биты адреса (0/1).
|