К561РУ2(АВ) - Микросхемы памяти - МИКРОСХЕМЫ - Электронные компоненты (каталог) - Телефония и Электронные Компоненты
Приветствую Вас Гость | RSS

Меню сайта

полезная информация
Maneki Neko

Статистика

Главная » Электронные компоненты » МИКРОСХЕМЫ » Микросхемы памяти

К561РУ2(АВ)
Периодические поставки | 07.01.2013, 02:38:53
ЦЕНА розничная: 12руб | от 10шт: 10руб | от 100шт: 6руб
Корпус: DIP-16
 

Входные и выходные уровни сигналов зависят от напряжения питания и, в общем случае, соответствуют таковым у других микросхем серий КМОП-логики.

 

Микросхемы К561РУ2 с различными буквенными индексами (А,Б,В,АВ) отличаются параметрами быстродействия и потребления.

 

Микросхема К561РУ2 представляет собой статическое ОЗУ, имеющее организацию: 256 слов по 1 биту (256 ячеек хранения данных).

Основные параметры К561РУ2:
(при Uпит=9В, t=+25°C)
Uпит.раб.
6..12V
Ток потребления статический (хранения):
К561РУ2А
К561РУ2Б
К561РУ2В
<10 мкА
<200 мкА
<8 мкА
Ток потребления динамический:
К561РУ2А
К561РУ2Б
<10 мА
<50 мА
Входное напряжение:
низкого уровня
высокого уровня
<0,6В
>7,7В
Выходное напряжение:
низкого уровня
высокого уровня
 
<0,05В
>8,4В
Выходной ток:
низкого уровня
высокого уровня
не менее:
2,0мА
0,6мА
Ёмкость нагрузки:
номинальная
предельная
50пФ
500пФ
Время цикла чтения/записи:
К561РУ2А
К561РУ2Б
К561РУ2В
800нс
1300нс
~950нс
Корпус
2106.16-2
(DIP-16)
Диапазон температур -10..+70°C
Аналог CD4061A
 
 
Расположение выводов К561РУ2:
 
 
 
Назначение выводов К561РУ2:
 
1
A0
Вход адреса
2
A1
Вход адреса
3
A2
Вход адреса
4
GND
Общий
5
+U
+ Питание
6
A3
Вход адреса
7
A4
Вход адреса
8
 
Не подключен
9 A5
Вход адреса
10 A6
Вход адреса
11 A7
Вход адреса
12 D Вход данных
13 Q Выход прямой
 
14
_
Q
Выход инверсный
15 R/W Чтение/Запись
16 CS Выбор кристалла

Бит хранения данных вносится в память по выбранному адресу A0-A7 через вход D. Как адрес ячейки записи, так и адрес ячейки считывания выбираются в произвольном порядке.

Для чтения и записи на вход CS следует подать напряжение низкого уровня. Напряжением высокого уровня на входе CS эти операции запрещаются, а выходы переходят в Z-состояние. В моменты высокого уровня на входе CS можно менять адреса ячеек (независимо от уровня на входе R/W). Вход CS в схемах, где объединяется много корпусов К561РУ2, служит сигналом выбора отдельного корпуса.

Выходы Q (прямой и инверсный) станут активными (чтение), если на обоих входах CS и R/W уровни низкие. Если на входе R/W сменить уровень на высокий, можно записать бит информации. Сигналы управления и выходные состояния сведены в таблицу.

Таблица функционирования К561РУ2
 
Входы
Код адреса
Выход Режим
__
CS
__
R/W
 
D
 
(A0-A7)
     _
Q, Q
0 1 0 Адрес Z Запись "0"
0 1 1 Адрес Z Запись "1"
0 0 X Адрес 1/0 Чтение
1 X X X Z Хранение
0 - низкий уровень, 1 - высокий уровень,
Z - высокоимпедансное состояние.
 
 
Структурная схема микросхемы К561РУ2:
 
[ Скачать документацию на К561РУ2(АВ) (298.2 Kb) ]
Производитель: г.Павлов Посад
ЦЕНА розничная: 12руб | от 10шт: 10руб | от 100шт: 6руб Код товара: 1625
Просмотров: 5644

  Т Э К
Главная   Регистрация   Вход  
Форма входа

Поиск


Copyright "ТЭК" © 2007-2024Внимание! Информация на сайте носит ориентировочный рекламный характер и не является публичной офертой. Наличие и цену товаров уточняйте у наших менеджеров.