К561ЛН1 - ИС стандартной логики К561, К176 - МИКРОСХЕМЫ - Электронные компоненты (каталог) - Телефония и Электронные Компоненты
Приветствую Вас Гость | RSS

Меню сайта

полезная информация
Maneki Neko

Статистика

Главная » Электронные компоненты » МИКРОСХЕМЫ » ИС стандартной логики К561, К176

К561ЛН1
Регулярные поставки | 01.01.2022, 22:09:24
ЦЕНА розничная: 10руб | от 10шт: 8руб | от 100шт: 5руб
 
Корпус: DIP-16
 

Микросхема К561ЛН1 содержит 6 буферных (усиленных) стробируемых инверторов КМОП логики с возможностью перевода выходов в высокоимпедансное состояние.

Микросхема К561ЛН1 имеет шесть информационных входов D1 - D6, вход стробирования DE1 , вход переключения в высокоимпедансное состояние DЕ2, шесть выходов Q1-Q6. Вход DЕ2 является приоритетным - при подаче на него лог. 1 все выходы переходят в высокоимпедансное состояние независимо от других входных сигналов. При лог. 0 на входе DЕ2 и лог. 1 на входе DE1 на всех выходах устанавливается лог. 0. При лог. 0 на обоих управляющих входах DЕ1 и DE2 на выходах Qn - инверсия сигналов с информационных входов Dn.

Расположение выводов микросхемы К561ЛН1:
Назначение выводов микросхемы К561ЛН1:
 
1
D3
Вход 3
2
Q3
Выход 3
3
D1
Вход 1
4
DE2
Разрешение высокоимпедансного состояния
5
Q1
Выход 1
6
D2
Вход 2
7
Q2
Выход 2
8
GND
Общий
9
Q4
Выход 4
10
D4
Вход 4
11
Q5
Выход 5
12
DE1
Строб (Запрет)
13
D5
Вход 5
14
Q6
Выход 6
15
D6
Вход 6
16
+Uпит.
Питание

Управляемые инверторы микросхемы К561ЛН1 фактически являются элементами 2ИЛИ-НЕ. На входы стробирования всех шести элементов подается сигнал с вывода DE1. Если на нём сигнал высокого уровня, то все входы запрещаются, а на всех выходах будет лог.0. При низком уровне на входе DE1 разрешается работа инверторов.

Высокий уровень сигнала на втором входе управления DE2 переводит все выходы в высокоимпедансное состояние. Микросхема К561ЛН1 может применяться для согласования с ТТЛ-схемами и для работы на емкостную нагрузку.

 
Условное обозначение м/с К561ЛН1:
 
 
Таблица истинности микросхемы К561ЛН1:
 
Разрешение Вход Выход
DE1 DE2 Dn Qn
0 0 0 1
0 0 1 0
1 0 X 0
X 1 X Z
X - любое состояние, Z- высокоимпедансное состояние.
Логическая схема К561ЛН1:
 
Основные характеристики К561ЛН1 (при +25oC):
Напряжение питания (Uпит)
+3..+18V
Параметры при Uпит=  +5V  +10V  +15V
   
Ток потребления (статический) <20µA <20µA <20µA
Выходное напряжение лог. "0", не более
0,05V
0,05V 0,05V
Выходное напряжение лог. "1", не менее
4,95V
9,95V 14,95V
Входное напряжение лог. "0", не более
1,5V
3V 4V
Входное напряжение лог. "1", не менее
3,5V
7V 11V
Входной ток лог. "0"/"1"
< 0,2uA
Выходной ток лог. "0", не менее
 
3,4mA 5,3mA
Выходной ток лог. "1", не менее
  0,2mA 6,8mA
Ток утечки выхода в Z-состоянии, не более ±0,4µA
Время задержки распространения
<190nS
<90nS <65nS
Время перехода от Z-состояния выхода к лог.1
<135nS
<60nS <40nS
Максимальная рассеиваемая мощность 200мВт
Рабочий диапазон температур
-10oC..+70oC
Корпус
DIP-16
Аналоги
MC14502B
 
Внутренняя схема одного повторителя К561ЛН1:
(* входные защитные диоды на схеме не показаны)
Производитель: Россия или Украина
ЦЕНА розничная: 10руб | от 10шт: 8руб | от 100шт: 5руб Код товара: 1618
Просмотров: 19720

  Т Э К
Главная   Регистрация   Вход  
Форма входа

Поиск


Copyright "ТЭК" © 2007-2024Внимание! Информация на сайте носит ориентировочный рекламный характер и не является публичной офертой. Наличие и цену товаров уточняйте у наших менеджеров.