Двухступенчатый JK-триггер микросхемы CD4027BE работает следующим образом:
Данные со входов J и K фиксируются при низком уровне на входе C(clock) и передаются на выход двухступенчатого триггера по положительному перепаду импульса на этом входе. 1 на входе J и 0 на K устанавливает выход Q в состояние высокого уровня. 0 на входе J и 1 на K устанавливает выход Q в состояние низкого уровня. Высокие уровни на входах J и K переводят триггер в счетный режим работы - его состояние меняется с каждым импульсом на входе C.
Входы установки (S) и сброса (R) не зависят от импульсов синхронизации т.е. являются асинхронными. Они имеют активный высокий уровень (лог."1"). Поступление высокого уровня на один из входов R или S устанавливает обе ступени JK-триггера соответственно в "0" или "1" независимо от состояния других входов.
Длительность импульса синхронизации на входе C должна быть не менее 170нс с крутизной фронта не менее 5мкс. Длительность импульсов на входах S и R не менее 120нс.
|