Корпус: DIP-16
Основные параметры 74LS148B1:
Напряжение питания (Vcc)
|
+5В ±5%
|
Входной ток ("0"), не более |
0,40мА |
Входной ток ("1"), не более |
20мкА |
Ток потребления (статический), max |
20мА |
Нагрузочная способность |
10 входов ТТЛ
(К555)
|
Выходной уровень "0" |
< 0,4В |
Выходной уровень "1" |
> 2,5В |
Рабочий диапазон температур
|
-10oC..+70oC
|
Корпус
|
DIP-16
|
Аналог
|
К555ИВ1 |
|
Микросхема 74LS148 представляет собой приоритетный шифратор 8х3. Он преобразует восьмипозиционный код в трёхразрядный двоичный код.
Шифратор 74LS148 имеет инверсные входы и выходы т.е. активный уровень на всех выводах - низкий (*).
При высоком уровне на входе разрешения E на всех выходах установлены высокие уровни сигнала. При подаче на вход E низкого активного уровня на выходе переноса P устанавливается уровень лог.1 и возможна шифрация сигнала: при подаче лог.0 на любой из информационных входов X0-X7 на выходе G появляется лог.0 (признак входного сигнала) а на выходах Y0-Y2 инверсный двоичный код, соответствующий номеру активного входа.
Приоритетность шифратора выражается в том, что если активный низкий уровень появляется одновременно на нескольких информационных входах то выходной код будет соответствовать активному входу с большим номером.
|
Таблица истинности шифратора 74LS148:
ВХОДЫ |
ВЫХОДЫ |
E |
X7 |
X6 |
X5 |
X4 |
X3 |
X2 |
X1 |
X0 |
Y2 |
Y1 |
Y0 |
G |
P |
(X0') |
(X1') |
(X2') |
(X3') |
(X4') |
(X5') |
(X6') |
(X7') |
1 |
X |
X |
X |
X |
X |
X |
X |
X |
1 |
1 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
0 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
0 |
Х |
1 |
1 |
0 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
0 |
Х |
Х |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
Х |
Х |
Х |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
1 |
1 |
0 |
Х |
Х |
Х |
Х |
0 |
1 |
1 |
0 |
1 |
0 |
1 |
1 |
0 |
Х |
Х |
Х |
Х |
Х |
0 |
1 |
0 |
0 |
1 |
0 |
1 |
0 |
Х |
Х |
Х |
Х |
Х |
Х |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
X |
X |
X |
Х |
Х |
Х |
Х |
0 |
0 |
0 |
0 |
0 |
0 - низкий уровень, 1 - высокий уровень, Х - любое состояние.
|
* Альтернативное описание логики работы м/с 74LS148:
(без инверсии выходного кода)
Как в отечественной литературе так и в документации на импортный аналог 74LS148 приводится описание логики работы шифратора 74LS148, приведенное выше - при этом на выходе микросхемы получаем инверсный двоичный код. Однако, часто ли Вам нужен именно инверсный код?
Можно рассмотреть логику работы этой микросхемы по иному - изменим нумерацию информационных входов - см. X0'..X7'. Тогда на выходе будем иметь прямой двоичный код, соответствующий номеру активного информационного входа (входа с уровнем лог.0).
Приоритет в таком случае будет иметь активный информационный вход с меньшим номером. В остальном логика работы шифратора 74LS148 остается прежней.
© KSV® ("ТЭК")
|
Альтернативное условное обозначение 74LS148:
|